텍트로닉스 애플리케이션 웹세미나 / 1부: High Speed 신호 전송 및 signal Integrity 관점에서의 DUT TX, RX TEST 환경에 대한 고찰-USB3.0, PCIE3.0/ 2부: 임베디드 시스템 및 고속 시스템 설계 분석을 위한 오실로스코프-MSO/DPO5000B 시리즈
2013-12-10 10:30~14:00
Tektronix / 1부: 박영준 차장
이*진2013-12-10 오전 11:28:55
드리면.. SD, eMMC, UFS 에 대한 compliance test 프로그램 지원 계획이 있는지요?tektronix22013.12.10
eMMC 및 UFS 부분에 대해서는 현재 Protocol decoding 부분의 Solution을 보유하고 있습니다.김*열2013-12-10 오전 11:23:42
[질문] Visual Trigger에서 3차원 입체표시는 가능한지요?tektronix22013.12.10
사격형,삼각형,육각형등 8개의 영역을 만들어 사용하실 수 있습니다.이*진2013-12-10 오전 11:23:40
아... 장비의 smaping 스피드 한계로 usb3.0 은 안되나보네요.. 8G인가 되어야한다고 전에 들은듯한데요..tektronix12013.12.10
USB3.0 의 경우 12.5 Ghz 이상의 장비에서 측정 하셔야 합니다.무명2013-12-10 오전 11:22:34
Visual trigger 기능은 아주 powerful하겠다는 생각이 듭니다.tektronix22013.12.10
사용자가 직접 영역을 만들수 있기에 원하는 POSITION 영역에 쉽게 적용하여 TRIGGER를 사용하실수 있습니다.이*진2013-12-10 오전 11:21:14
9000 시리즈처럼 5000 시리즈에도 각종 interface용 compliance test 프로그램 사용이 가능한지요?tektronix22013.12.10
옵션으로 USB2.0, ETHERNET, MOST, BRR등의 SW PACKAGE를 사용하시면 COMPLICANE TEST를 하실수 있습니다.안*수2013-12-10 오전 11:13:19
그렇다면, VPX 형태의 Board를 설계하고 PCIe를 Data Plane으로 사용할 경우 어떻게 Tx와 Rx 측을 측정할 수 있을까요?tektronix12013.12.10
VPX 의 형태에 대한 우선 상담이 필요합니다. 만약 중간에 probing 하는 형태라면 Base spec 르로 측정 됩니다.이*진2013-12-10 오전 11:11:40
만일, 이 스코프로 측정한 수신 신호 상태가 불량한 것을 알게되면, 우리가 신호를 디버깅할 필요가 있음을 알수 있겠습니다. 그때 우리가 디버깅 할수 있는 방안도 어드바이스 해주나요?tektronix12013.12.10
네, 신호 분석에 대한 advice 도 드립니다.김*열2013-12-10 오전 11:10:51
[질문] 패턴의 그래프 표시를 한화면에 여러개 표시하여 비교할 수 있니요?tektronix12013.12.10
네 가능합니다. 최대 4개의 multi view 가능합니다.이*민2013-12-10 오전 11:10:44
입력소스 두개를 받는 과정에서 서로 연동된 어느 시점에서의 공진에 따른 지터가 발생 한다고 했을때 그 시점에 대해 측정이 가능한가요?tektronix12013.12.10
입력 소스원이 어떤 것인지에 따라 차이가 있을 것으로 판단됩니다.안*수2013-12-10 오전 11:09:16
VPX 형태의 Load Baord도 있는 것인가요?tektronix12013.12.10
지금 설명드린 PCIE 의 load 보드는 PCIE 에서 사용하는 공식인증용 CLB load 보드입니다.