Vivado HLS를 이용하여 Zynq-7000 All Programmable SoC 상에서 OpenCV application을 HW acceleration 을 이용하여 구현하는 방법
2013-12-19 10:30~13:00
XILINX / 정 웅 부장
안*수2013-12-19 오전 10:42:22
OpenCV를 이용한 Image Processing의 Reference Disigne이 어떤것들이 제공되나요?xilinx12013.12.19
코너 디텍션, sobel filter가 있습니다. XAPP 1167을 보시면 확장가능하시라고 생각됩니다윤*섭2013-12-19 오전 10:42:11
Open CV->HLS사용할때....logic footprint는 library에 따라가는거죠?xilinx12013.12.19
네 그렇습니다.신*욱2013-12-19 오전 10:41:41
오늘 세미나 중에 HLS툴 사용관련해서 따라해볼만한 실습내용이 포함되어 있나요? 아니면 소개관련 내용이 주인가요??e4ds2013.12.19
금일 세미나에서는 실습부분은 분량 때문에 제외됐습니다. ㅜㅜ이*우2013-12-19 오전 10:41:19
로직 레벨 설계가 늘 문제 였는데 이부분을 개선 할 수 있다면 적용하기 좋겠네요.. 자료를 메일로 부탁 드립니다. 프로모션 자료 등.xilinx12013.12.19
메일 바랍니다. eric.jeung@xilinx.comPark***2013-12-19 오전 10:40:56
현재 자이링스에서 징크에 대한 기술지원은 어떻게 진행 되시나요?xilinx12013.12.19
자일링스 지사, 국내 대리점 2곳(Avnet, MAKUS) 자일링스 webcase 자일링스 포럼 으로 구성되어 있습니다.권*조2013-12-19 오전 10:40:40
vivado 사용하는데 시스템 권장 스팩은..??xilinx22013.12.19
Vivado tool의 권장사항이 있다기 보다는 사용하시고자 하는 FPGA에 따라 다르다고 볼 수 있습니다. 대략적으로 Win64 8G메모리 정도면 좋을 것 같습니다sang***2013-12-19 오전 10:40:37
c언어 프로그램에서 알고리즘과 고속연산부분만을 비바도를 통해 rtl코드를 만들 수 있나요?xilinx12013.12.19
네. 가능합니다. 오늘 주제도 c로 만들어진 전체 알고리즘을 SW와 HW에 적절하게 나누어 구현하는 것 입니다.봉*종2013-12-19 오전 10:40:15
비발도 변환기능은 좋은데.. C와 HDL을 모두 알아야 설계~검증까지 가능한 것 아닌지요?xilinx12013.12.19
네. 맞습니다. 향후의 Xilinx를 포함한 대부분의 회사들의 디자인 플로우 방향은 C, C++, 또는 systemC를 이용하여 모든 디자인을 완료하는 방향으로 발전하고 있습니다.김*빈2013-12-19 오전 10:40:07
fpga와 arm 각각 동작하는 코드를 별도 개발, 별도 라이팅을 해야 하나요?xilinx12013.12.19
boot image에 PL(FPGA)쪽 configuration bit를 포함하시면 PS(ARM)가 모두 configuration 합니다.박*영2013-12-19 오전 10:40:00
결과물의 품질로만 볼 때는 여전히 RTL 코딩이 우세하지 않겠나 하는 선입관이 있습니다만 어떨런지 모르겠네요.xilinx12013.12.19
자주 나오는 질문입니다. 모든 자동화 툴에 대해서요. 실제적인 결과들을 보면 자동화 툴 승입니다. RTL coding 우세의 기본전제는 잘짰을때 입니다. 그런데 실제 동작은 하되 잘짜는 경우가 의외로 적습니다.