TI의 High speed를 컨버터를 이용한 Application 설계 및 사용 설명
2017-06-13 10:30~11:45
ArrowElectronics / 한상혁 과장
김*숙2017-06-13 오전 11:40:13
RF 신호를 검출하기 위한 ADC 소자인 것인가요?Arrow32017.06.13
RF 신호를 직접적으로 샘플링 하기 위한 ADC 소자 입니다.변*환2017-06-13 오전 11:33:28
Device 선정 시 JESD204B Interface에서 FPGA의 동작 clk이 중요한 부분이 되겠네요?Arrow32017.06.13
JESD204B 의 최대 Lane rate 는 12.5Gpsp 로 FPGA의 동작 속도가 중요한 부분입니다.박*상2017-06-13 오전 11:18:41
시스템 크기가 얼마나 작은지 궁금합니다. 디스크리트로 구현하는 것보다 얼마나 크기를 줄일 수 있는지요?Arrow32017.06.13
Discrete IF 대비 하여 80% 정도 공간을 절약 할 수 있습니다.김*현2017-06-13 오전 11:16:33
사실상 RF 송수신 신호를 직접 샘플링한다고 볼수 있겠네요..Arrow32017.06.13
네. 맞습니다.김*현2017-06-13 오전 11:11:36
좀 늦었는데여...다시 예전에 이론을 Remind 해주셔서 감사드리고...조은 제품 소개 감사드립니다...Arrow32017.06.13
네.. 감사합니다.손*영2017-06-13 오전 11:08:01
RF sampling을 Zero IF라는 용어와 같은 개념으로 보면 되는지요?Arrow32017.06.13
RF Samping은 RF를 직접 디지털 변환을 하는 기술이며, ZIF는 Digital 변환 시, 주파수 도에인 상에서 어떻게 변환을 하는지에 대한 용어입니다.김*수2017-06-13 오전 11:07:18
모바일 기기에 사용가능한가요?Arrow12017.06.13
모바일 기기에는 사용이 어려울 것 같습니다조*우2017-06-13 오전 11:06:55
adc32rf45의 Block Diagram을 보니 Interleave 방식으로 3.0GSPS을 구현하는 것 같습니다. Interleave Frequency인 750MHz에 대한 Spur성 노이즈가 걱정되는데 이점에 대해서는 특별한 제거 방법이 있나요?Arrow32017.06.13
인터리브 방식으로 인한 Spur는 IC 내부에서 최소화 하였습니다. 자세한 Spec은 데이터시트 참조하시기 바랍니다.손*영2017-06-13 오전 11:06:33
JESD204B 인터페이스를 PCB에 적용하기 위해서는 임피던스 매칭이 중요할 것 같은데, 관련 툴을 추천해 주실 수는 있는지요?Arrow32017.06.13
임피던스 매칭은, 제작하는 PCB의 재질이나 Layer의 수에 따라 결정됩니다.김*수2017-06-13 오전 11:06:33
전력소모는 어떤가요? 모바일Arrow32017.06.13
전력소모는 샘플링 속도와 비례적으로 증가합니다. TI 사이트에서 데이터 시트를 확인하여 주시기 바랍니다.