회로 설계를 위한 노이즈 발생 현상과 저감 대책 입문
2019-04-25 10:30~12:00
MouserElectronics / 박경진 교수
홍*기2019-04-25 오전 11:24:55
PCB 설계 시, 전원과 Ground의 via 위치에 대해 설명 부탁 드립니다.전*락2019-04-25 오전 11:24:02
스티치 비아가 노이즈 저감에 어떤 영향을 주나요?Mouser_12019.04.25
스티치 비아는 기본적으로 전류 흐름을 원할하게 하는 역할이 크기는 합니다. 노이즈 제거의 의미는 조금 다르게 볼 수 있는데요. 약간 혼돈이 있을 수 있겠습니다. 노이즈 저감의 의미는 기본적으로 배제하시고 생각하시죠..이*승2019-04-25 오전 11:22:44
popochin : 마그네틱 필드를 쉴딩을 통해 그래로 -극으로 전달하게 되면 혹시 시그널에 영향을 주게 되나요? 그라운딩은 하지 않은 상태에서.. 위에 질문을 제가 제대로 못했네요.. 외부 노이즈가 없는 상태에서 +극의 전하가 방출을 통해서 전압강하가 발생하게 되는 부분을 흡수하여 -극에 연결했을때 회로의 정확성을 높일수 있는지에 대해 궁금했습니다...김*주2019-04-25 오전 11:21:25
PWM 신호에 대해 고주파에 대해 노이즈신호와 분리가 가능하여 필터링할 수 있는 방법이 있는지요?이*진2019-04-25 오전 11:21:24
코먼모드 노이즈를 측정할 수 있는지 궁금합니다. 어떤 계측기로 어떤 방법으로 측정이나 환산이 가능한가요Mouser_12019.04.25
가능은 한대요. 인터넷 검색에서 common mode voltage measurement 로 검색하면 측정방법이 나오는데 좀 복잡합니다.이*복2019-04-25 오전 11:18:31
노이드 발생대역에 따라 사용하는 페라이트코어 선정방법을 알수 있을까요?전*락2019-04-25 오전 11:17:54
전원라인이나 노이즈 발생이 우려되는 라인 주변에 그라운드를 까는데, 스티치 비아를 넣으면 방열의 문제만이 아니라 노이즈 제거에도 효과가 있는 건가요?Mouser_12019.04.25
스티치 비아를 쓰면 방열로 노이즈에도 도움은 줄 수 있습니다.박*훈2019-04-25 오전 11:17:09
일반적으로 비드도 많이 사용되는걸로 알고 있는데 비드의 어떤 특성때문에 노이즈를 감소시키는 건가요??Mouser_12019.04.25
페라이트 성분이 자계를 가두게 되고 자계에 의해 페라이트 성분이 열로서 자계를 소비하게 됩니다.고*석2019-04-25 오전 11:16:55
예전에 고출력 중계기 설계 할때 중점을 두웠던것은 필터 설계였던것 같습니다. 지정된 주파수의 전력이 정상적으로 출력 될 경우 문제의 소지가 줄어듭니다. 이때 필터 설계가 잘못되면 고조파 발생등으로 말씀하신 노이즈가 생성 됐던 것 같습니다.김*주2019-04-25 오전 11:14:10
파워라인과 그라운드는 PCB 레이아웃에서 넓게 적용할 수록 좋은지요?Mouser_12019.04.25
그렇게 단정하기는 어렵습니다. 회로 배치에 의해 전류 흐름이 원할하게 흐르는가가 관건입니다.