FPGA를 이용한 최신 레이더 시스템 구현 및 고성능 신호처리
2015-11-17 08:30~12:50
XILINX / 정 웅 부장
이 번 웹비나에서는 기존의 radar system 보다 가시성과 인식성이 향상된 radar system을 구현하는데 도움이 되는 새로운 design tool flow에 대해서 소개 드리고자 합니다. 아울러 radar system, 전자전과 기타 고성능 신호처리 application에서 FPGA를 이용하여 성능을 향상시킬 수 있는 구조와 상세한 design tool에 대해서 설명 드리겠습니다. 좀 더 구체적으로 beam forming, pulse compression 및 Doppler filtering을 포함하는 radar system을 Multi-core processor인 MPSoC와 새로운 FPGA 제품군인 UltraScale + FPGA 를 이용하여 구현하는 방법과 Hybrid Memory Cube나 Mosys bandwidth engine과 같이 radar system 이나 전자전에 사용가능한 대용량 data를 처리할 수 있는 새로운 메모리 구조에 대해서 살펴보도록 하겠습니다. 그리고 Xilinx 의 20nm 제품군인 UltraScale 과 16nm 제품군인 UltraScale+ 및 16nm 공정을 사용한 multicore processor와 FPGA가 하나로 통합된 MPSoC 에 대해서 살펴보고, radar system과 같이 복잡한 시스템을 FPGA에 보다 효과적으로 구현할 수 있는 Vivado HLS와 SDAccel tool에 대해서 설명 드리도록 하겠습니다.
XILINX DSP Specialist
정 웅 부장
웨비나 댓글
- 135 Comments
- 아바************ (2016-01-07 오전 9:37:20)
- 감사합니다..
- 김*연 (2015-11-19 오전 9:10:46)
- 많은기대가 됩니다 좋은 강의 부탁 드립니다.
- 정*균 (2015-11-17 오전 10:57:19)
- 좋은 세미나 부탁 드립니다.
- 박*혁 (2015-11-17 오전 10:52:38)
- 친절하고 자세한 설명 부탁드려요.
- 김*호 (2015-11-17 오전 10:39:43)
- 좋은 방송 기대합니다
- 김*석 (2015-11-17 오전 10:36:51)
- 감사합니다.
- (2015-11-17 오전 10:31:45)
- 좋은 세미나 부탁드립니다.
- 최*엽 (2015-11-17 오전 10:28:59)
- 기대 가 됩니다. 유익한 시간이 되었으면 합니다..
- 주*규 (2015-11-17 오전 10:25:59)
- 좋은 세미나 감사합니다.
- 전*수 (2015-11-17 오전 10:23:39)
- 좋은 세미나가 되었으면 합니다.
댓글 이벤트 당첨자
cyph**(김동*), younk**(이윤*), akb08**(안기*), ior**(명경*), yongjin.l**(이용*), y01**(강재*), donggyun.a**(안동*), hank**(한관*), iamgyp**(*)
XILINX의 다른 웨비나
- AI 통합을 위한 클라우드 애플리케이션 가속화
- reVISION 세미나 Part 3:embedded vis..
- reVISION 세미나 Part 2: Computer Vi..
- reVISION 세미나 Part 1: Machine Lea..
- Xilinx의 임베디드 비전 세미나 Part 2 : Sur..
- Xilinx의 임베디드 비전 세미나 Part 1: Mach..
- 다양한 산업용 네트웍 프로토콜을 위한 싱글 IP
- FPGA를 이용한 최신 레이더 시스템 구현 및 고성능 신호..
- All Programmable SoC를 이용하여 유연하며 ..
- 자일링스의 가장 포괄적인 비디오 솔루션으로 모든 네트워크에..